国产疯狂女同互磨高潮在线看

<menuitem id="zbj9p"></menuitem>
<listing id="zbj9p"><thead id="zbj9p"><meter id="zbj9p"></meter></thead></listing>

    <listing id="zbj9p"><span id="zbj9p"></span></listing>

      <big id="zbj9p"></big>

          <listing id="zbj9p"><track id="zbj9p"><ol id="zbj9p"></ol></track></listing>

            閱讀量點贊量序號上架時間
            0 0
            FAQ0200040: LABC和CABC背光控制機制有什么區別?
            2021年06月

            屏的背光控制方式有兩種:


            1. LABC (Light Adaptive Brightness Control):光自適應亮度控制。

            LABC需要搭配光傳感器實現,主機端處理器讀取光感數值,處理器對數值進行處理,然后改變輸出PWM占空比控制背光的亮度。在比較暗光線下,降低背光達到省電效果。


            2. CABC (Content Adaptive Brightness Control):內容自適應亮度控制。

            CABC功能需要在LCD驅動IC內新增一個內容分析器(image content analyzer)電路,當手機處理器傳送了一張圖片數據到驅動IC,內容分析器會計算并統計圖片的數據,然后依據設定與算法自動的將其灰階亮度提高(此時圖片變亮),再將背光亮度降低(此時圖片變暗)。使用者可以得到與原先相差無幾的顯示效果,但減少了的背光功耗。

            LABC和CABC的省電原理是相同的,但是判斷機制稍有不同:LABC是跟隨環境光的改變來調節背光亮度;CABC則是判斷當前顯示的內容來調節背光和gamma(gamma越高灰度越低圖像越暗)。相對來說,CABC的實用性要比LABC好,響應也快,省電效果比較明顯。

            另外,LABC+CABC可以結合使用,需要平臺端來處理。


            2 0
            FAQ0200041: AW9523B 是否支持矩陣式鍵盤?
            2021年06月

            支持。

            如下圖,芯片配置到GPIO模式,P0和P1部分GPIO可分別配置為輸入和輸出模式。當有按鍵按下時芯片會產生一個中斷拉低P0,然后輪詢去拉高P1的狀態,這樣就可以通過判斷P0那邊pin腳的狀態改變來判斷哪個按鍵按下了。

            5.png


            1 0
            FAQ0200042: AW9523B 做矩陣鍵盤,有復合鍵需求時設計注意點?
            2021年06月

            如下圖, 當KEY_1、KEY_2、KEY_3三個按鍵一起按下時,會誤觸發KEY_4。

            P1_0和P1_1為按鍵的行,默認為低電平,P0_0和P0_1為按鍵的列,默認為高電平。某個按鍵按下時,列(P0_0或P0_1)被下拉,產生一個中斷,系統會初始化行(P1_0和P1_1),并輸出特定長度脈沖信號,系統通過讀列來判斷具體按下的按鍵。

            KEY_1被按下時,P0_0被P1_0拉低為0;KEY_2被按下時,P0_1被P1_0拉低為0;KEY_3被按下時,P0_0被P1_1拉低為0;故當KEY_1/KEY_2/KEY_3同時按下時,P0_1等同于被P1_1拉低到0,見下圖虛線箭頭所示,KEY_4也就會被誤識別為按下狀態。

             1.png                                            

            解決方法:

            在每個按鍵的輸入輸出之間,加一個肖特基,隔離上圖中的導通路徑,使KEY_4不會被誤觸發。

            2.png

             

            0 0
            FAQ0300036: 在哪些應用場景中不能使用,帶輸出端快速放電功能 (QOD) 的Load Switch?
            2021年06月

             1、用于隔離電池和充電芯片的場景     

              a>手表產品中,有時會先裝電池,防止后續組裝帶電操作,會在電池和充電芯片間增加一個負載開關作為隔離,如圖1。組裝后EN為低電平,Vout沒有電,插入充電EN拉高,即可讓負載開關導通。

              b>由于有QOD電阻的存在(AW35131是77R),且EN高電平需要>1.2V, 這樣在涓流充電的時候,電流必須要大于15.6mA,才能把vout沖到1.2V以上,從而打開內部mos管。

              c>為了避免涓流充電電流小于15.6mA時,無法把EN拉高,從而不能打開mos管的情況,需要選擇不帶輸出放電電阻的負載開關,見圖一。

                                                                                                                                                                        

             1.png

                圖一、手表應用                                                                                                  

             

                 2、多輸入單輸出的場景

            如果兩個/多個負載開關用作雙輸入,單輸出的場景,負載開關就不能使用快速輸出放電功能。因為其中任一芯片處于關斷狀態時,輸出端將有對地電阻存在,而另一顆芯片輸出電壓時,功耗,效率和充電時間將都會受到影響,電流就會通過內部電阻流向地,見圖二。

            2.png

            圖二、多輸入單輸出


            3、電池接在負載開關輸出端的場景

            如果負載開關的輸出與電池相連,當芯片關斷時,輸出端對地電阻將會導致電池電量耗盡,如圖三。

            3.png

            圖三、電池接輸出端


            0 0
            FAQ0600005:如何使用adb進行無線連接?
            2020年09月


            1、 首先確保PC與手機處于同一個無線網絡中

            使用<ping>命令確保通訊正常,查看手機當前IP地址,如手機當前為 10.1.165.9,

            PC 進入cmd命令窗口,使用 ping 10.1.165.9,通訊成功如下:

            1.png


            2、 P C 通過 U SB 線連接手機 ,執行如下命令 adb tcpip 5555 PS 5555 是端口號,可以隨意地指定)

            1600336339(1).jpg


            3、 使用 adb connect 10.1.165.9 5555 連接手機

            1600336412(1).jpg


            問題1

            如出現由于目標計算機積極拒絕,無法連接

            1600336830(1).jpg

            原因是需要借助 usb 數據線在手機上開啟連接 adb 無線模式服務 ,通過上述步驟 2 可解決;

            如遇完全無法使用有線連接設備可通過第三方軟件 ,在手機端虛擬一個終端

            在終端執行如下命令:

            $ su            //切換到 root 用戶

            #setprop service.adb.tcp.port 8888  //設置端口

            #stop adbd                //重置 adb d

            #start adbd               //重置 adb d

            通過電腦執行 adb connect 10.1.165.9 8888 即可連接手機


            1 0
            FAQ0100012:喇叭無聲如何排查?
            2020年09月

            1600331279(1).jpg                                             

            使用外置音頻功放時,系統架構如上,無論是模擬功放還是數字功放都可以用該思路進行排查。


            1. 檢查PA后端

            方法:

            播放1k_0dB時,檢查PA輸出有無信號

            PA輸出端通常有磁珠串位,斷開磁珠從靠近PA端飛線測試,可用示波器或直接連接喇叭測試。

            目的是排除PA后端問題,PA后端通常磁珠,電容,TVS,連接器,FPC,彈片,喇叭。

            常見問題:

            TVS短路、后端對地電容短路、對地電容取值過大、VON\VOP之間電容取值過大、FPC信號點對地短路(引起功放保護)、FPC或磁珠斷路(SPK無信號)、喇叭開路。


            2. 檢查PA端

            方法:查看原理圖,是否按照推薦電路設計,原理圖無誤情況下進行下一步分析

            a) 一線脈沖控制,模擬輸入功放: 查看芯片供電,使能引腳,芯片靜態工作點是否正常,芯片各個引腳二極管是否正常。

            b) IIC控制,模擬輸入功放:查看芯片供電,使能引腳,IIC通訊是否正常,是否有對應節點生成,寄存器是否為正確,芯片靜態工作點是否正常,芯片各個引腳二極管是否正常。

            c) IIC控制,數字輸入功放:查看芯片供電,使能引腳,IIC通訊是否正常,是否有對應節點生成,寄存器是否為正確,芯片靜態工作點是否正常,芯片各個引腳二極管是否正常。

            常見問題:

            芯片沒有正常工作(使能引腳為低、寄存器未正確配置)、芯片未注冊成功、芯片外圍器件設計錯誤、外圍器件未貼,芯片損壞。


            3. 檢查PA前端

            方法:查看原理圖,是否按照推薦電路設計,原理圖無誤情況下進行下一步分析

            a)模擬輸入功放:從前端隔直電容靠近平臺端飛線,播放1k0dB,查看平臺有無信號。

            b)數字輸入功放:Dump平臺輸出音源查看是否正常,從IIS上飛線測試其信號。

            常見問題:

            平臺未輸出信號、平臺通路未正確配置、平臺IIS與芯片IIS不匹配、平臺IIS時序與IIC時序不正常。


            0 0
            FAQ0500002:AW8646在拉動負載做升降時,為什么出現在運動過程中發生換向的問題?
            2020年08月

            發生該問題的原因如下:

            ① 控制位移方向的GPIO為DIR引腳,首先確認發生換向時,DIR引腳是否存在高低電平的變化,若在換向時,DIR同時也發生電平變換,則需要查看軟件對DIR引腳的配置是否正常,是否需要修改,若DIR電平不發生變化,則參考②;

            ② 負載4根線連接是否正常,是否有短路或者斷路。

            步進馬達正常的兩相驅動情況下不會反轉,發生反轉的可能原因:缺相!

            原理:當有缺相時,轉子其中一相通電時,它的位置有慣性,會不受控制,致使驅動力的方向發生變化。

            2 0
            FAQ0600004:如何測試芯片二極管特性?
            2019年11月

            1)測試目的:a. 檢驗芯片是否焊接正常;b. 檢驗芯片引腳是否損壞。

            2)萬用表設置:如下圖,將萬用表檔位設置為二極管檔,紅表筆插入V/Ω孔,黑表筆插入公共COM孔。

            image.png

            3)測試原理

            為了防止ESD損傷芯片,一般芯片內部各個引腳(除GND pin 或NC pin 外)都有對地二極管,簡單的等效電路如下圖所示:

            image.png

            利用二極管的正向導通性測試芯片各引腳二極管特性,假設二極管因為ESD 或高壓被反向擊穿造成損壞,那么芯片對應管腳一般表現為對地短路。

            4)測試方法

            將萬用表紅表筆接地,黑表筆連接芯片各個引腳,此時管子處于正向導通狀態,萬用表顯示值即為芯片各個引腳的二極管特性。(注意,被測系統要斷電處理)(若不能直接測試芯片引腳,可選擇芯片引腳外部的測試點或者電阻、電容、電感、磁珠的對應點,需要靠近芯片處)

            5)結果判斷

            a. 芯片本體正?;蚝附诱?,各個引腳(除GND pin 外)的測試結果應為0.3V-0.8V;

            b. 測試結果若為OL,則芯片引腳為open 狀態,芯片可能虛焊或引腳異常;

            c. 測試結果若為0V,則芯片引腳對地短路,芯片可能焊接異?;蛞_損壞;

            以上三種測試結果供參考,若發現芯片pin 腳二極管特性異常,可與正常芯片進行對比。

            0 0
            FAQ0600002:芯片的I2C是否支持1.8V或3.3V通訊?
            2019年11月

            艾為所有有I2C的芯片都支持1.8V或3.3V通訊協議,外部上拉至相應的VIO即可。

            0 0
            FAQ0600001:芯片的I2C通訊異常,怎么排查?
            2019年11月

            一般芯片通訊異常時,需要排查:

            a. 查看芯片供電VCC是否正常

            b. 有使能引腳的,查看芯片使能引腳在I2C通訊時,電平是否正常

            c. 通訊時,I2C地址是否發送正確,一般手冊中地址為7位地址,通訊時需要左移一位后加上讀寫位

            實際操作過程,建議示波器同時抓取,芯片供電、使能引腳、SDA和SCL的波形進行排查。

            d. 芯片有多地址的,查看芯片地址在通訊時是否穩定(一般查看AD引腳電平狀態)

            0 0
            FAQ0500001:觸摸芯片響應速度(反應速度)是多少?
            2019年11月

            響應時間與配置相關,如默認配置為reg0x11 = 0x0004,則單個按鍵掃描時間為 4*512*2uS = 4mS ,使用三個按鍵,掃描時間即為4mS * 3 = 12mS,

            如reg0x1B = 0x0404,即超過閾值4次后觸發觸摸狀態。觸發時間為12mS*4=48mS。

            1574231665(1).jpg

            image.png

            1 0
            FAQ0400020:艾為FM LNA之間的區別;AW5007、AW5017和AW5026的區別?
            2019年11月

            AW5017和AW5026比AW5007在芯片內部加了天線調諧功能;

            AW5007、AW5017是單端輸出,AW5026是差分輸出,差分輸出抗干擾能力強,輸出功率會比單端輸出功率大3dB。

            1 0
            FAQ0400019:使用FM LNA,整機搜臺效果不理想,如何分析并改善?
            2019年11月

            1)檢查原理圖:

            查看原理圖是否與參考設計一致,如果有差異,按參考設計修改并測試,同時與FM效果較好的樣機做對比

            2)測試傳導靈敏度:

            可使用信號發生器CMU200或者AGILENT E4438C測試FM傳導靈敏度,傳導靈敏度測到-110 dBm以下,則認為傳導靈敏度OK。

            如果傳導靈敏度結果較差,可能的原因有引入了干擾,傳輸線的線損過大,PCB的走線的寄生電容過大等,可以借助信號發生器和噪聲分析儀以及LCR測試儀對走線進行分段驗證PCB走線是否引入干擾,損耗過大或寄生過大等問題,最后根據確認的問題調整PCB布局或走線。

            3)排查天線:

            本機與對比機在FM饋點處均焊5cm的短線或者錫線,對比兩臺機器收臺個數及清晰度,如果兩臺效果接近,則需重點排查天線面積和天線環境差異??蓞⒖?lt;FAQ0400003>進行調試。


            1 0
            FAQ0400018:FM-LNA做整機設計時需要注意哪些?
            2019年11月

            原理圖方面:

            1)建議按地饋點取信號方案進行原理圖設計

            2)電源選擇干凈的模擬電源,并在LNA處預留LC濾波,預防走線過程中引入的電源干擾;

            3)FM信號隔離和高功率隔離電路的接法注意不要接錯;

            4)使能信號選擇默認為低的GPIO,建議預留一個NC位,預防走線不注意引入干擾;

            5)在靠近天線饋點處增加ESD防護措施,防止整機ESD測試時引入到LNA導致LNA出現損壞;TVS選擇0.5PF的;

            6)對于主板上可能會對FM接收產生干擾的電路建議提前預留一些措施,比如預留濾波電路的位置,預留磁珠的位置等;

            7)兼容耳機和天線兩種設計時,耳機端的FM信號通路和隔離請注意檢查,因為兩者最后是并聯到一起的;防止相互影響;

            對于LAYOUT方面:

            1)布局時LNA和周圍的元件盡量靠近取信號的饋點放置;

            2)布局時LNA和周圍的元件必須遠離干擾源(像DC-DC,CHARGE-PUMP,D類,K類音頻功放等)有條件建議加屏蔽罩進行屏蔽處理;

            3)布局時盡量保證走線的順暢,避免來回折返的布局;

            4)LNA周圍的元件請靠近芯片的引腳放置;

            5)走線時FM信號要求做50歐阻抗控制,遠離干擾源并做好包地處理;

            6)FM信號如果需要換層時建議使用通孔換層降低損耗;

            7)電源和使能信號在走線過程中要注意避免引入干擾;

            8)其他可能會對FM產生干擾的部件預留的預防措施請靠近干擾源頭放置,走線先經過預防措施后再到其他地方;

            整機工作環境:

            1)天線請保證有足夠的面積和禁空;

            2)天線周邊不能有干擾源以免影響天線接收靈敏度;

            3)天線周邊不要有影響天線接收的金屬部件;

            4)殼體不要使用影響天線接收的工藝(如電鍍,水鍍等)

            5)使用PCB或FPC上走線時請保證線長在50cm以上;

            6)對于可能會對FM產生干擾的部件在做設計時請預留防護措施(如貼導電布的位置,刷電磁屏蔽膜等)

            7)盡量保證結構的隔電墻的完整性,避免整機ESD測試時靜電有路徑打到LNA上  ,如無法保證時需要有其他的接地或堵塞措施;


            0 0
            FAQ0400016:MTK平臺如何屏蔽FM假臺頻點?
            2019年11月

            有兩種方式可以屏蔽掉不需要的頻點,如下:

            1)如FMR_DensenseDetect  函數的定義,可以在FMDrv_DesenseBitMap中增加需要屏蔽掉的頻點。

            2)如FMDrv_SevereDensense的定義,可以在Densense list中添加需要屏蔽掉的頻點。

            注意以上兩種方式都會判斷需要屏蔽掉的頻點的RSSI,只有滿足一定條件時才對被屏蔽掉。請按照具體情況來進行配置。

            1 0
            FAQ0400014:FM LNA應用中各元件的作用是什么?
            2019年11月

            LVCC與CVCC組成LC濾波電路,用于濾除電源上的干擾,要求靠近芯片引腳放置;

            CEN為使能濾波電容,用于濾除使能信號上的干擾,通常LAYOUT時容易忽略對使能信號的保護可能和其他一些容易產生干擾的線走在一起引入干擾;

            C4、C6、C7是FM隔直耦合電容;

            L5、L4、L7組成高功率隔離電路,用于衰減RF-PA輸出的高功率信號,防止LNA出現輸入飽和;

            L8、C8用于隔離FM信號,防止FM信號通過耳機的地線回到主板大地;

            C3、L6用于隔離FM信號,防止FM信號回到地,同時允許GSM信號通過;

            C1、L2用于隔離FM信號,防止FM信號回到地,同時允許GSM信號通過

            C2、L3、L9是GSM天線匹配;

            1574230488(1).jpg

            1 0
            FAQ0400013:FM LNA的電源如何選擇?
            2019年11月

            首先低噪聲放大器(LNA)的增益一般都較高可達18dB或以上,所以一但有噪聲引入到LNA內部的話同樣會被LNA放大并輸出,導致整個系統的信噪比降低;

            因此在選擇LNA的電源的時候優先選擇輸出紋波小的模擬電源(例如只給模擬電路供電的LDO,像MTK平臺的AVDD28,VCN28,VTCXO28等);

            并且除了在LNA電源輸入引腳處加濾波電容外,在LDO輸出的PIN腳處也需要加濾波電容,出于成本考慮,現在有些用戶將LDO輸出引腳處的濾波電容省去后只有負載端的濾波電容,加上LDO輸出到負載的走線又較長寄生較大,導致LNA電源網絡上的紋波偏大,最終影響LNA的性能。

            1 0
            FAQ0400012:FM LNA從天線的哪個饋點取信號比較好?
            2019年11月

            建議優先選擇從天線的地饋點取信號,具體原因如下:

            1. FM LNA輸入端信號連接至地饋點上,這樣FM信號通路相當于并在地上對GSM天線的性能影響最??;

            2. 天線的地饋點上的功率相比信號饋點要小很多,這樣可避免高功率信號耦合到FM的LNA上,從而導致LNA出現飽和;

            3. FM LNA輸入端信號連接至地饋點時,可以降低天線廠天線調試難度,并且天線匹配更新后對FM的影響最小。


            1 0
            FAQ0400011:設計中為什么需要加入GPS LNA?
            2019年11月

            GPS LNA有著比Transceiver內部LNA更低的NF;

            當GPS通路到Transceiver的走線通路較長時,走線Loss較大且走線容易受到干擾,LNA可以放大天線接收到的GPS微弱信號,從而可以降低長走線帶來的Loss和干擾,從而提升系統的靈敏度。


            1 0
            FAQ0400010:GPS LNA是否可以二顆級聯,效果如何?
            2019年11月

            GPS有源天線一般會集成LNA。不考慮干擾的情況下,NFtot 與加兩級LNA差距較小,應該在0.5dB以內,但GPS的應用必須考慮整機內部的干擾,在有源天線的后級板端加載第二顆LNA,有兩個好處如下:

            a)收發機在同樣的C/N值下,信號強度更高,對GPS收發機的搜星速度有明顯增強作用。通俗來講,信號越大,收發機解調越容易;

            b)C/N= -130dBm/-135dBm  同樣獲取15dB增益, C/N=-115dBm/-120dbm,當單板端到-115dBm/Hz的任意帶內耦合干擾,帶有二級LNA增益的系統,抗干擾能力明顯增強。

            所以:二級LNA可行,不存在飽和的問題,艾為系列LNA的飽和P-1DB 功率均在-10dBm左右水平,同時二級LNA具有良好的抗干擾能力,加快搜星速度,建議使用。


            隱私政策 | 使用條款

            ? Copyright 2008-2021 上海艾為電子技術股份有限公司 |   滬ICP備10011954號??Powered by IT

            国产疯狂女同互磨高潮在线看
            <menuitem id="zbj9p"></menuitem>
            <listing id="zbj9p"><thead id="zbj9p"><meter id="zbj9p"></meter></thead></listing>

              <listing id="zbj9p"><span id="zbj9p"></span></listing>

                <big id="zbj9p"></big>

                    <listing id="zbj9p"><track id="zbj9p"><ol id="zbj9p"></ol></track></listing>